Please use this identifier to cite or link to this item: http://monografias.ufrn.br/handle/123456789/7703
Title: Arquitetura de NoC tolerante a falhas com compartilhamento de roteadores
Other Titles: Fault tolerant NoC architecture with router sharing
Authors: Silva Junior, Dogival Ferreira da
Keywords: rede-em-chip;tolerância a falhas;latência;SystemC;SoCIN;TLM
Issue Date: 30-Nov-2018
Publisher: Universidade Federal do Rio Grande do Norte
Citation: SILVA JUNIOR, Dogival Ferreira da. Arquitetura de NoC Tolerante a Falhas com Compartilhamento de Roteadores. 2018. 43 f. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação), Centro de Ciências Exatas e da Terra, Universidade Federal do Rio Grande do Norte, Natal, 2018.
Portuguese Abstract: Com a evolução da tecnologia CMOS e o aumento na densidade dos circuitos integrados, a probabilidade de falhas e defeitos aumentou de maneira considerável. Por esse motivo, tornou-se necessário incorporar tolerância a falhas em tempo de design nos projetos de circuitos, principalmente, em projetos complexos como os de rede em chip (NoCs). Neste trabalho, apresentamos uma NoC com uma solução de tolerância a falhas permanente e de baixo impacto, em que roteadores com falha se tornam switches, ao passo que o processador local se liga a um dos roteadores vizinhos para que a rede se mantenha funcional mesmo sob falhas. Para isso, foi modelada uma NoC em nível TLM (Transaction-level Modeling), utilizando a biblioteca SystemC, e foram feitos testes de latência em diferentes níveis de falha da rede, identificando os pontos chave desta solução de tolerância a falhas.
Abstract: With the evolution of the CMOS technology and the increase of integrated circuits density, the failure probability and faulty rate has increased in a sizeable manner. For this reason, it became necessary to incorporate fault tolerance at the design time in integrated circuits project, especially in complex projects like Network-on-chip ones. In this work, we present a NoC design, with a low impact solution for permanent fault tolerance, where faulty routers become a switch, while the local processor connects to the neighbor routers, so the network can keep working even under faults. To this, we modeled a NoC at the TLM (Transaction-level Modeling) level, using SystemC library, and run some network latency tests at different faulty scenarios, identifying key points for our solution on the tolerating faults.
URI: http://monografias.ufrn.br/jspui/handle/123456789/7703
Other Identifiers: 2012912295
Appears in Collections:Ciência da Computação

Files in This Item:
File Description SizeFormat 
ArquiteturadeNoC_SilvaJunior_2018.pdfArquiteturadeNoC_SilvaJunior_2018711.83 kBAdobe PDFThumbnail
View/Open


This item is licensed under a Creative Commons License Creative Commons